Fontos különbség a rendszerbuszhoz képest, hogy burst üzemmódban az adatfázisok száma a PCI sínen elvileg nincs korlátozva, ez a cachesor méretének (4x8 bájt) többszöröse is lehet. Természetesen ez csak akkor alkalmazható, ha az adatátvitelt irányító master eszköz erre képes (például tartalmaz is erre vonatkozó számlálóregisztert).

Meg kell jegyezni, hogy a gyorsabb átvitel érdekében a PCI bridge az Initator és Target eszköz között egy gyors pufferként működve, mindig megkísérli az adatátvitelt burst üzemmódban végrehajtani.

Példa:

Eredeti adatátviteli igény 8 bájtos blokkokban (Quadword)
QW0, QW1, QW3, QW4, QW5, ..

A PCI bridge által előállított igény
QW0, QW1, QW2, QW3, QW4, QW5, ..
(folyamatosan egymást követő 8 bájtos Quadword-ok)

A QW2 esetében a CBEx vonalak deaktiválása jelzi, hogy adatot nem kell átadni.

Ha a burst üzemmódra a céleszköz nem képes, akkor ezt az első adatfázist követően jelzi (leállítja a busztranzakciót). Az Initiator ezt követően a második adatcsomaggal indítja újra a tranzakciót stb.

tartalomjegyzék almenü fogalomszótár jelölésrendszer ellenőrző kérdések előző alfejezet előző lap következő lap következő alfejezet